2011-07-20 06:26:54 +07:00
|
|
|
/dts-v1/;
|
|
|
|
|
|
|
|
/include/ "tegra20.dtsi"
|
|
|
|
|
|
|
|
/ {
|
|
|
|
model = "NVIDIA Tegra2 Harmony evaluation board";
|
|
|
|
compatible = "nvidia,harmony", "nvidia,tegra20";
|
|
|
|
|
2012-05-12 05:17:47 +07:00
|
|
|
memory {
|
2012-05-12 05:11:38 +07:00
|
|
|
reg = <0x00000000 0x40000000>;
|
2011-07-20 06:26:54 +07:00
|
|
|
};
|
|
|
|
|
2012-05-12 05:17:47 +07:00
|
|
|
pinmux {
|
2012-03-16 05:27:36 +07:00
|
|
|
pinctrl-names = "default";
|
|
|
|
pinctrl-0 = <&state_default>;
|
|
|
|
|
|
|
|
state_default: pinmux {
|
|
|
|
ata {
|
|
|
|
nvidia,pins = "ata";
|
|
|
|
nvidia,function = "ide";
|
|
|
|
};
|
|
|
|
atb {
|
|
|
|
nvidia,pins = "atb", "gma", "gme";
|
|
|
|
nvidia,function = "sdio4";
|
|
|
|
};
|
|
|
|
atc {
|
|
|
|
nvidia,pins = "atc";
|
|
|
|
nvidia,function = "nand";
|
|
|
|
};
|
|
|
|
atd {
|
|
|
|
nvidia,pins = "atd", "ate", "gmb", "gmd", "gpu",
|
|
|
|
"spia", "spib", "spic";
|
|
|
|
nvidia,function = "gmi";
|
|
|
|
};
|
|
|
|
cdev1 {
|
|
|
|
nvidia,pins = "cdev1";
|
|
|
|
nvidia,function = "plla_out";
|
|
|
|
};
|
|
|
|
cdev2 {
|
|
|
|
nvidia,pins = "cdev2";
|
|
|
|
nvidia,function = "pllp_out4";
|
|
|
|
};
|
|
|
|
crtp {
|
|
|
|
nvidia,pins = "crtp";
|
|
|
|
nvidia,function = "crt";
|
|
|
|
};
|
|
|
|
csus {
|
|
|
|
nvidia,pins = "csus";
|
|
|
|
nvidia,function = "vi_sensor_clk";
|
|
|
|
};
|
|
|
|
dap1 {
|
|
|
|
nvidia,pins = "dap1";
|
|
|
|
nvidia,function = "dap1";
|
|
|
|
};
|
|
|
|
dap2 {
|
|
|
|
nvidia,pins = "dap2";
|
|
|
|
nvidia,function = "dap2";
|
|
|
|
};
|
|
|
|
dap3 {
|
|
|
|
nvidia,pins = "dap3";
|
|
|
|
nvidia,function = "dap3";
|
|
|
|
};
|
|
|
|
dap4 {
|
|
|
|
nvidia,pins = "dap4";
|
|
|
|
nvidia,function = "dap4";
|
|
|
|
};
|
|
|
|
ddc {
|
|
|
|
nvidia,pins = "ddc";
|
|
|
|
nvidia,function = "i2c2";
|
|
|
|
};
|
|
|
|
dta {
|
|
|
|
nvidia,pins = "dta", "dtd";
|
|
|
|
nvidia,function = "sdio2";
|
|
|
|
};
|
|
|
|
dtb {
|
|
|
|
nvidia,pins = "dtb", "dtc", "dte";
|
|
|
|
nvidia,function = "rsvd1";
|
|
|
|
};
|
|
|
|
dtf {
|
|
|
|
nvidia,pins = "dtf";
|
|
|
|
nvidia,function = "i2c3";
|
|
|
|
};
|
|
|
|
gmc {
|
|
|
|
nvidia,pins = "gmc";
|
|
|
|
nvidia,function = "uartd";
|
|
|
|
};
|
|
|
|
gpu7 {
|
|
|
|
nvidia,pins = "gpu7";
|
|
|
|
nvidia,function = "rtck";
|
|
|
|
};
|
|
|
|
gpv {
|
|
|
|
nvidia,pins = "gpv", "slxa", "slxk";
|
|
|
|
nvidia,function = "pcie";
|
|
|
|
};
|
|
|
|
hdint {
|
|
|
|
nvidia,pins = "hdint", "pta";
|
|
|
|
nvidia,function = "hdmi";
|
|
|
|
};
|
|
|
|
i2cp {
|
|
|
|
nvidia,pins = "i2cp";
|
|
|
|
nvidia,function = "i2cp";
|
|
|
|
};
|
|
|
|
irrx {
|
|
|
|
nvidia,pins = "irrx", "irtx";
|
|
|
|
nvidia,function = "uarta";
|
|
|
|
};
|
|
|
|
kbca {
|
|
|
|
nvidia,pins = "kbca", "kbcb", "kbcc", "kbcd",
|
|
|
|
"kbce", "kbcf";
|
|
|
|
nvidia,function = "kbc";
|
|
|
|
};
|
|
|
|
lcsn {
|
|
|
|
nvidia,pins = "lcsn", "ld0", "ld1", "ld2",
|
|
|
|
"ld3", "ld4", "ld5", "ld6", "ld7",
|
|
|
|
"ld8", "ld9", "ld10", "ld11", "ld12",
|
|
|
|
"ld13", "ld14", "ld15", "ld16", "ld17",
|
|
|
|
"ldc", "ldi", "lhp0", "lhp1", "lhp2",
|
|
|
|
"lhs", "lm0", "lm1", "lpp", "lpw0",
|
|
|
|
"lpw1", "lpw2", "lsc0", "lsc1", "lsck",
|
|
|
|
"lsda", "lsdi", "lspi", "lvp0", "lvp1",
|
|
|
|
"lvs";
|
|
|
|
nvidia,function = "displaya";
|
|
|
|
};
|
|
|
|
owc {
|
|
|
|
nvidia,pins = "owc", "spdi", "spdo", "uac";
|
|
|
|
nvidia,function = "rsvd2";
|
|
|
|
};
|
|
|
|
pmc {
|
|
|
|
nvidia,pins = "pmc";
|
|
|
|
nvidia,function = "pwr_on";
|
|
|
|
};
|
|
|
|
rm {
|
|
|
|
nvidia,pins = "rm";
|
|
|
|
nvidia,function = "i2c1";
|
|
|
|
};
|
|
|
|
sdb {
|
|
|
|
nvidia,pins = "sdb", "sdc", "sdd";
|
|
|
|
nvidia,function = "pwm";
|
|
|
|
};
|
|
|
|
sdio1 {
|
|
|
|
nvidia,pins = "sdio1";
|
|
|
|
nvidia,function = "sdio1";
|
|
|
|
};
|
|
|
|
slxc {
|
|
|
|
nvidia,pins = "slxc", "slxd";
|
|
|
|
nvidia,function = "spdif";
|
|
|
|
};
|
|
|
|
spid {
|
|
|
|
nvidia,pins = "spid", "spie", "spif";
|
|
|
|
nvidia,function = "spi1";
|
|
|
|
};
|
|
|
|
spig {
|
|
|
|
nvidia,pins = "spig", "spih";
|
|
|
|
nvidia,function = "spi2_alt";
|
|
|
|
};
|
|
|
|
uaa {
|
|
|
|
nvidia,pins = "uaa", "uab", "uda";
|
|
|
|
nvidia,function = "ulpi";
|
|
|
|
};
|
|
|
|
uad {
|
|
|
|
nvidia,pins = "uad";
|
|
|
|
nvidia,function = "irda";
|
|
|
|
};
|
|
|
|
uca {
|
|
|
|
nvidia,pins = "uca", "ucb";
|
|
|
|
nvidia,function = "uartc";
|
|
|
|
};
|
|
|
|
conf_ata {
|
|
|
|
nvidia,pins = "ata", "atb", "atc", "atd", "ate",
|
2012-04-14 05:35:20 +07:00
|
|
|
"cdev1", "cdev2", "dap1", "dtb", "gma",
|
|
|
|
"gmb", "gmc", "gmd", "gme", "gpu7",
|
|
|
|
"gpv", "i2cp", "pta", "rm", "slxa",
|
|
|
|
"slxk", "spia", "spib", "uac";
|
2012-03-16 05:27:36 +07:00
|
|
|
nvidia,pull = <0>;
|
|
|
|
nvidia,tristate = <0>;
|
|
|
|
};
|
|
|
|
conf_ck32 {
|
|
|
|
nvidia,pins = "ck32", "ddrc", "pmca", "pmcb",
|
|
|
|
"pmcc", "pmcd", "pmce", "xm2c", "xm2d";
|
|
|
|
nvidia,pull = <0>;
|
|
|
|
};
|
2012-04-14 05:35:20 +07:00
|
|
|
conf_csus {
|
|
|
|
nvidia,pins = "csus", "spid", "spif";
|
|
|
|
nvidia,pull = <1>;
|
|
|
|
nvidia,tristate = <1>;
|
|
|
|
};
|
2012-03-16 05:27:36 +07:00
|
|
|
conf_crtp {
|
|
|
|
nvidia,pins = "crtp", "dap2", "dap3", "dap4",
|
|
|
|
"dtc", "dte", "dtf", "gpu", "sdio1",
|
|
|
|
"slxc", "slxd", "spdi", "spdo", "spig",
|
2012-04-14 05:35:20 +07:00
|
|
|
"uda";
|
2012-03-16 05:27:36 +07:00
|
|
|
nvidia,pull = <0>;
|
|
|
|
nvidia,tristate = <1>;
|
|
|
|
};
|
|
|
|
conf_ddc {
|
|
|
|
nvidia,pins = "ddc", "dta", "dtd", "kbca",
|
|
|
|
"kbcb", "kbcc", "kbcd", "kbce", "kbcf",
|
|
|
|
"sdc";
|
|
|
|
nvidia,pull = <2>;
|
|
|
|
nvidia,tristate = <0>;
|
|
|
|
};
|
|
|
|
conf_hdint {
|
|
|
|
nvidia,pins = "hdint", "lcsn", "ldc", "lm1",
|
|
|
|
"lpw1", "lsc1", "lsck", "lsda", "lsdi",
|
|
|
|
"lvp0", "owc", "sdb";
|
|
|
|
nvidia,tristate = <1>;
|
|
|
|
};
|
|
|
|
conf_irrx {
|
|
|
|
nvidia,pins = "irrx", "irtx", "sdd", "spic",
|
|
|
|
"spie", "spih", "uaa", "uab", "uad",
|
|
|
|
"uca", "ucb";
|
|
|
|
nvidia,pull = <2>;
|
|
|
|
nvidia,tristate = <1>;
|
|
|
|
};
|
|
|
|
conf_lc {
|
|
|
|
nvidia,pins = "lc", "ls";
|
|
|
|
nvidia,pull = <2>;
|
|
|
|
};
|
|
|
|
conf_ld0 {
|
|
|
|
nvidia,pins = "ld0", "ld1", "ld2", "ld3", "ld4",
|
|
|
|
"ld5", "ld6", "ld7", "ld8", "ld9",
|
|
|
|
"ld10", "ld11", "ld12", "ld13", "ld14",
|
|
|
|
"ld15", "ld16", "ld17", "ldi", "lhp0",
|
|
|
|
"lhp1", "lhp2", "lhs", "lm0", "lpp",
|
|
|
|
"lpw0", "lpw2", "lsc0", "lspi", "lvp1",
|
|
|
|
"lvs", "pmc";
|
|
|
|
nvidia,tristate = <0>;
|
|
|
|
};
|
|
|
|
conf_ld17_0 {
|
|
|
|
nvidia,pins = "ld17_0", "ld19_18", "ld21_20",
|
|
|
|
"ld23_22";
|
|
|
|
nvidia,pull = <1>;
|
|
|
|
};
|
|
|
|
};
|
|
|
|
};
|
|
|
|
|
2012-05-12 06:03:26 +07:00
|
|
|
i2s@70002a00 {
|
|
|
|
status = "disable";
|
|
|
|
};
|
|
|
|
|
|
|
|
serial@70006000 {
|
|
|
|
status = "disable";
|
|
|
|
};
|
|
|
|
|
|
|
|
serial@70006040 {
|
|
|
|
status = "disable";
|
|
|
|
};
|
|
|
|
|
|
|
|
serial@70006200 {
|
|
|
|
status = "disable";
|
|
|
|
};
|
|
|
|
|
|
|
|
serial@70006300 {
|
|
|
|
clock-frequency = <216000000>;
|
|
|
|
};
|
|
|
|
|
|
|
|
serial@70006400 {
|
|
|
|
status = "disable";
|
2012-01-26 04:43:27 +07:00
|
|
|
};
|
|
|
|
|
2011-07-20 06:26:54 +07:00
|
|
|
i2c@7000c000 {
|
|
|
|
clock-frequency = <400000>;
|
|
|
|
|
2012-01-12 06:09:57 +07:00
|
|
|
wm8903: wm8903@1a {
|
2011-07-20 06:26:54 +07:00
|
|
|
compatible = "wlf,wm8903";
|
|
|
|
reg = <0x1a>;
|
2012-01-12 06:09:57 +07:00
|
|
|
interrupt-parent = <&gpio>;
|
2012-05-12 05:11:38 +07:00
|
|
|
interrupts = <187 0x04>;
|
2011-07-20 06:26:54 +07:00
|
|
|
|
|
|
|
gpio-controller;
|
|
|
|
#gpio-cells = <2>;
|
|
|
|
|
2012-01-12 06:09:57 +07:00
|
|
|
micdet-cfg = <0>;
|
|
|
|
micdet-delay = <100>;
|
2012-05-12 05:11:38 +07:00
|
|
|
gpio-cfg = <0xffffffff 0xffffffff 0 0xffffffff 0xffffffff>;
|
2011-07-20 06:26:54 +07:00
|
|
|
};
|
|
|
|
};
|
|
|
|
|
|
|
|
i2c@7000c400 {
|
|
|
|
clock-frequency = <400000>;
|
|
|
|
};
|
|
|
|
|
|
|
|
i2c@7000c500 {
|
|
|
|
clock-frequency = <400000>;
|
|
|
|
};
|
|
|
|
|
|
|
|
i2c@7000d000 {
|
|
|
|
clock-frequency = <400000>;
|
|
|
|
};
|
|
|
|
|
2012-05-12 06:03:26 +07:00
|
|
|
pmc {
|
|
|
|
nvidia,invert-interrupt;
|
2011-07-20 06:26:54 +07:00
|
|
|
};
|
|
|
|
|
2012-05-12 06:03:26 +07:00
|
|
|
usb@c5004000 {
|
|
|
|
nvidia,phy-reset-gpio = <&gpio 169 0>; /* gpio PV1 */
|
2011-11-22 04:44:10 +07:00
|
|
|
};
|
|
|
|
|
2011-11-22 04:44:11 +07:00
|
|
|
sdhci@c8000000 {
|
|
|
|
status = "disable";
|
|
|
|
};
|
|
|
|
|
2011-07-20 06:26:54 +07:00
|
|
|
sdhci@c8000200 {
|
2011-09-20 23:46:25 +07:00
|
|
|
cd-gpios = <&gpio 69 0>; /* gpio PI5 */
|
|
|
|
wp-gpios = <&gpio 57 0>; /* gpio PH1 */
|
|
|
|
power-gpios = <&gpio 155 0>; /* gpio PT3 */
|
2011-07-20 06:26:54 +07:00
|
|
|
};
|
|
|
|
|
2011-11-22 04:44:11 +07:00
|
|
|
sdhci@c8000400 {
|
|
|
|
status = "disable";
|
|
|
|
};
|
|
|
|
|
2011-07-20 06:26:54 +07:00
|
|
|
sdhci@c8000600 {
|
2011-09-20 23:46:25 +07:00
|
|
|
cd-gpios = <&gpio 58 0>; /* gpio PH2 */
|
|
|
|
wp-gpios = <&gpio 59 0>; /* gpio PH3 */
|
|
|
|
power-gpios = <&gpio 70 0>; /* gpio PI6 */
|
2011-09-20 23:46:26 +07:00
|
|
|
support-8bit;
|
2011-07-20 06:26:54 +07:00
|
|
|
};
|
2012-04-13 04:46:49 +07:00
|
|
|
|
2012-05-12 06:03:26 +07:00
|
|
|
sound {
|
|
|
|
compatible = "nvidia,tegra-audio-wm8903-harmony",
|
|
|
|
"nvidia,tegra-audio-wm8903";
|
|
|
|
nvidia,model = "NVIDIA Tegra Harmony";
|
|
|
|
|
|
|
|
nvidia,audio-routing =
|
|
|
|
"Headphone Jack", "HPOUTR",
|
|
|
|
"Headphone Jack", "HPOUTL",
|
|
|
|
"Int Spk", "ROP",
|
|
|
|
"Int Spk", "RON",
|
|
|
|
"Int Spk", "LOP",
|
|
|
|
"Int Spk", "LON",
|
|
|
|
"Mic Jack", "MICBIAS",
|
|
|
|
"IN1L", "Mic Jack";
|
|
|
|
|
|
|
|
nvidia,i2s-controller = <&tegra_i2s1>;
|
|
|
|
nvidia,audio-codec = <&wm8903>;
|
|
|
|
|
|
|
|
nvidia,spkr-en-gpios = <&wm8903 2 0>;
|
|
|
|
nvidia,hp-det-gpios = <&gpio 178 0>; /* gpio PW2 */
|
|
|
|
nvidia,int-mic-en-gpios = <&gpio 184 0>; /*gpio PX0 */
|
|
|
|
nvidia,ext-mic-en-gpios = <&gpio 185 0>; /* gpio PX1 */
|
2012-04-13 04:46:49 +07:00
|
|
|
};
|
2011-07-20 06:26:54 +07:00
|
|
|
};
|